Integrierte Digitale Schaltungen MOS / BICMOS
Springer Berlin (Verlag)
978-3-662-07938-6 (ISBN)
Um konkurrenzfähige Logikbausteine entwerfen zu können, führt dieses Buch in die wichtigsten Methoden und Prinzipien der integrierten MOS-Schaltungstechnik ein. Die Verwendung von Zellbibliotheken zur Synthese von Logikbausteinen ohne Verständnis der integrierten MOS-Schaltungstechniken führt zu großen Chipflächen, hohen Verlustleistungen und niedrigen Taktzyklen, damit zu nicht konkurrenzfähigen Produkten. Behandelt wird der Entwurf von digitalen, integrierten MOS-Bausteinen. Der Leser wird in die Lage versetzt, für die jeweilige Anwendung die günstigste Schaltungstechnik auszuwählen und anzuwenden und so das optimale Ergebnis zu erzielen. Früher waren die Chipfläche und die Taktfrequenz die wichtigsten Kriterien.
Einleitung, Physik und Herstellung von MOS-Transistoren (Modelle für den MOS-Transistor, Einführung in die Herstellung von integrierten MOS-Schaltungen), Grundschaltungen (Idealisiertes Logikelement, Störungen und Störabstände, MOS-Inverter, Verlustleistung und Power-Delay-Produkt, Analoge Grundschaltungen, Dynamische Grundschaltungen, Treiberschaltungen, CMOS-Logik, Bisstabile Schaltungen, Einflüsse von Parameterschwankungen), BiCMOS-Schaltungen (Pegelwandler, Totempole-Inverter, Totempole-Gatter, Vergleich der Bipolar-, CMOS- und BiCMOS-Schaltungstechnik), Zellenfelder (Addierer und Subtrahierer, Multiplizierer), Takte, Schaltungsarchitekturen für hohe Durchsatzraten (Effizienzvergleich verschiedener Architekturen, Typen und Entwurf systolischer Zellenfelder), VLSI-Entwurfsstile (Full-Custom-Entwurf, Standardzellen-Technik, Gate-Array-Technik)
Erscheint lt. Verlag | 6.12.2012 |
---|---|
Mitarbeit |
Assistent: W. Heimsch |
Zusatzinfo | IX, 291 S. 51 Abb. |
Verlagsort | Berlin |
Sprache | deutsch |
Maße | 155 x 235 mm |
Gewicht | 463 g |
Themenwelt | Technik ► Elektrotechnik / Energietechnik |
Schlagworte | CMOS • CMP • digitale Schaltungen • ESD • Flash-Speicher • Integrierter Schaltkreis • Logikschaltungen • MOS • Physik • Power-Delay-Produkt • Schaltung • Schaltungstechnik • Shallow Trench Isolation • Standard • Transistor • VLSI • VLSI-Entwurfsstile |
ISBN-10 | 3-662-07938-0 / 3662079380 |
ISBN-13 | 978-3-662-07938-6 / 9783662079386 |
Zustand | Neuware |
Haben Sie eine Frage zum Produkt? |
aus dem Bereich